Documentation Portal      

何をお探しですか?

TTL入力/5V CMOS出力

次に適用されます。

TTL入力/5V CMOS出力の簡略回路図

このポートは、5V CMOSドライバとTTL準拠のレシーバを実装しています。

PART CCXII : DCの特徴

パラメータ 条件 最小値 代表値 最大値 ユニット
ESD保護 人体モデル(HBM) 2     kV

I/Oポートはラッチアップ保護がされています。

PART  counter(part-counter, upper-roman)   ドライバ

パラメータ 条件 最小値 代表値 最大値 ユニット
絶対最大定格   0   5 V
低レベルの出力電流       24 mA
低レベルの出力電圧 @50µA   0.001 0.1 V
@ 24 mA     0.81 V
高レベルの出力電流       -24 mA
高レベルの出力電圧 @-50 µA; (1) 4.9 4.99   V
@-24 mA; (1) 3.89     V

条件(1):GNDへの300Ωライン終端抵抗。

PART  counter(part-counter, upper-roman)   レシーバ

パラメータ 条件 最小値 代表値 最大値 ユニット
絶対最大定格   0   5 V

PART CCXIII : ACの特徴

PART  counter(part-counter, upper-roman)   ドライバ

パラメータ 条件 最小値 代表値 最大値 ユニット
パルス幅   500     ns
パルスレート   0   1 MHz
10%-90%の立ち上がり/立ち下がり時間     TBD   ns

PART  counter(part-counter, upper-roman)   レシーバ

パラメータ 条件 最小値 代表値 最大値 ユニット
パルス幅   500     ns
パルスレート   0   1 MHz
10%-90%の立ち上がり/立ち下がり時間     TBD   ns

PART CCXIV : 論理マップ

ポートの状態は次のように報告されます:

入力電圧論理 状態
VIN > 2.0 V
VIN < 0.8 V
非接続入力 ポート未定

PART CCXV : 互換性のあるソース

以下のドライバのソースは互換性があります:

a. LVTTL(3.3 V低電圧TTL)
b. CMOS (5V CMOS)
c. CMOS (3.3V CMOS)

PART CCXVI : 対応荷重

以下のレシーバの負荷は互換性があります:

d. TTL (5V TTL)
e. CMOS (5V CMOS)

© 2019   -   EURESYS s.a.  -  このドキュメントについて  -  Coaxlink 10.5.2.2065