TTL 입/출력(버전1)
Applies to:
TTL 입/출력 단순화된 회로도
이 포트는 3.3V LVTTL 드라이버와 5V 호환 3.3V LVTTL 수신기를 구현합니다.
DC 특성
매개 변수 | 상태 | 최소 | 유형 | 최대. | 단위 |
---|---|---|---|---|---|
ESD 보호 | 인체 모델 (HBM) | 2 | kV |
I/O 포트에는 래치 업 보호 기능이 있습니다.
드라이버
매개 변수 | 상태 | 최소 | 유형 | 최대. | 단위 |
---|---|---|---|---|---|
로우 레벨 출력 전류 | 64 | mA | |||
로우 레벨 출력 전압 | @ 8 mA | 0.34 | 0.36 | V | |
@ 16 mA | 0.48 | 0.55 | V | ||
@ 32 mA | 0.78 | 0.81 | V | ||
@ 64 mA | 1.34 | 1.36 | V | ||
고 레벨 출력 전류 | -32 | mA | |||
고 레벨 출력 전압 | @-8 mA; (1) | 2.60 | 3.00 | V | |
@-16 mA; (1) | 2.20 | 2.70 | V | ||
@-32 mA; (1) | 1.75 | 2.20 | V | ||
ESD 보호 | 인체 모델 (HBM) | 2 | kV |
조건 (1): GND에 대한 300Ohms 라인 종단 저항.
리시버
매개 변수 | 상태 | 최소 | 유형 | 최대. | 단위 |
---|---|---|---|---|---|
절대 최대 정격 전압 | 0 | 5 | V |
AC 특성
매개 변수 | 상태 | 최소 | 유형 | 최대. | 단위 |
---|---|---|---|---|---|
펄스 폭 | 100 | ns | |||
펄스 레이트 | 0 | 5 | MHz | ||
10%-90% 상승/하강 시간 | (1) | 10 | 20 | ns |
조건 (1): 짧은 케이블(1m) 및 GND에 대한 300옴 라인 종단 저항
논리적 지도
The state of the port is reported as follows:
Input voltage | Logical State |
---|---|
VIN > 2.0 V | HIGH |
VIN < 0.8 V | LOW |
Unconnected input port | Undetermined |
호환 가능한 소스
다음 드라이버가 있는 소스가 호환됩니다:
□ | LVTTL (3.3V 저전압 TTL) |
□ | TTL (5 V TTL) |
□ | CMOS (5V CMOS) |
호환 가능한 로드
다음 수신자가 있는 로드는 호환 가능합니다:
□ | LVTTL (3.3V 저전압 TTL) |
□ | TTL (5 V TTL) |